logo

JK Flip Flop

Az SR Flip Flop vagy Set-Reset flip flopnak számos előnye van. De a következő kapcsolási problémák vannak:

  • Ha a Set 'S' és Reset 'R' bemenetek 0-ra vannak állítva, ez a feltétel mindig elkerülhető.
  • Ha a Set vagy Reset bemenet megváltoztatja állapotát, miközben az engedélyező bemenet értéke 1, akkor helytelen reteszelési művelet történik.

A JK Flip Flop kiküszöböli ezt a két hátrányt SR Flip Flop .

A JK papucs az egyik leggyakrabban használt flip-flop a digitális áramkörökben. A JK flip-flop egy univerzális flip-flop, két bemenettel: „J” és „K”. Az SR flip flopban az 'S' és 'R' a Set és Reset rövidített betűi, de a J és K nem. A J és K önmagukban önálló betűk, amelyeket azért választottak, hogy megkülönböztessék a flip-flop designt a többi típustól.

A JK flip flop ugyanúgy működik, mint az SR flip flop. A JK flip-flopban 'J' és 'K' flip flop található az 'S' és 'R' helyett. Az egyetlen különbség a JK flip flop és az SR flip flop között, hogy ha az SR flip flop mindkét bemenete 1-re van állítva, az áramkör az érvénytelen állapotokat állítja elő kimenetként, de JK flip flop esetén nincs érvénytelen állapot akkor sem, ha mindkettő A „J” és „K” flip-flop 1-re van állítva.

A JK Flip Flop egy kapuzott SR flip-flop, amely egy óra bemeneti áramkörrel rendelkezik. Az érvénytelen vagy illegális kimeneti állapot akkor fordul elő, ha mindkét bemenet 1-re van állítva, és egy óra bemeneti áramkör hozzáadásával megakadályozza. Tehát a JK flip-flopnak négy lehetséges beviteli kombinációja van, azaz 1, 0, 'no change' és 'toggle'. A JK flip flop szimbóluma ugyanaz, mint SR Bistabil Retesz kivéve az órabemenet hozzáadását.

Blokk diagramm:

JK Flip Flop

Kördiagramm:

JK Flip Flop

Az SR flip-flopban az 'S' és 'R' bemeneteket két J és K bemenet helyettesíti. Ez azt jelenti, hogy a J és K bemenet S és R bemenetet jelent.

A két 2 bemenetes ÉS kaput két 3 bemenetes NAND kapu váltja fel. Mindegyik kapu harmadik bemenete a Q és Q' kimenetekhez csatlakozik. Az SR flip-flop keresztcsatolása lehetővé teszi a korábbi érvénytelen feltétel (S = '1', R = '1') felhasználását a 'váltóművelet' előállításához, mivel a két bemenet most reteszelve van.

Ha az áramkör be van állítva, a J bemenet megszakad a Q '0' pozíciójából az alsó NAND kapun keresztül. Ha az áramkör 'RESET', a K bemenet megszakad a Q 0 pozíciójából a felső NAND kapun keresztül. Mivel a Q és a Q' mindig különbözik, ezeket használhatjuk a bemenet szabályozására. Ha mind a 'J' és 'K' bemenet 1-re van állítva, a JK átkapcsolja a flip-flopot az adott igazságtáblázat szerint.

Igazság táblázat:

JK Flip Flop

Ha a JK flip-flop mindkét bemenete 1-re van állítva, és az órajel bemenete is 'High' impulzus, akkor a SET állapotból a RESET állapotba, az áramkör átkapcsol. A JK flip-flop T-típusú flip-flopként működik, ha mindkét bemenete 1-re van állítva.

A JK flip-flop egy továbbfejlesztett órajelű SR flip-flop. De még mindig szenved a 'verseny' probléma. Ez a probléma akkor fordul elő, ha a Q kimenet állapota megváltozik, mielőtt az órabemenet időzítő impulzusának ideje lenne elmenni. 'Ki' . A rövid időzítés plusz periódust (T) be kell tartanunk, hogy elkerüljük ezt az időszakot.